专利名称: 采用两相不均衡时钟方案的乘法数字模拟转换电路及应用
专利类别:
申请号: 200710098686.2
申请日期: 2007-04-25
专利号: CN101295985
第一发明人: 郑晓燕 周玉梅
其它发明人:
国外申请日期:
国外申请方式:
专利授权日期:
缴费情况:
实施情况:
专利证书号:
专利摘要: 本发明涉及数字信号处理技术领域,公开了一种采用两相不均衡时钟
方案运放共享的乘法数字模拟转换电路,包括第一级乘法数字模拟转换
(MDAC)电路和第二级MDAC电路,所述第一级MDAC电路和第二级
MDAC电路采用相同的有效位数和冗余位数;第二级MDAC电路中采样
电容小于第一级MDAC电路中采样电容,第二级MDAC电路中反馈电容
小于第一级MDAC电路中反馈电容;第一级MDAC电路的余差放大相时
间大于第二级MDAC电路的余差放大相时间。本发明同时公开了一种应
用两相不均衡时钟方案运放共享MDAC电路的流水线模数转换器
(ADC)。利用本发明,充分利用了运放在每一相的功耗,减小了功耗的
浪费。
其它备注: